Laporan Akhir Percobaan 5 Modul 1




1. Jurnal [Kembali]






1.    Switch

2.    VCC

3.    JK Flip Flop (74LS112)

4.    LED

5.    Diode

6.    Clock

7.    Ground








Flip-flop T atau flip-flop toggle adalah flip-flop J-K yang kedua masukannya (J dan K) digabungkan menjadi satu sehingga hanya ada satu jalan masuk. Karakteristik dari flip-flop ini adalah kondisi dari keluaran akan selalu toogle atau selalu berlawanan dengan kondisi sebelumnya. Input T merupakan satu-satunya masukan yang ada pada flip-flop jenis ini sedangkan keluarannya tetap dua, seperti semua flip-flop pada umumnya. Kalau keadaan keluaran flip-flop 0, maka setelah adanya sinyal pemicu keadaan-berikut menjadi 1 dan bila keadaannya 1, maka setelah adanya pemicuan keadaannya berubah menjadi 0. Karena sifat ini sering juga flip-flop ini disebut sebagai flip-flop toggle.

Pada percobaan 5 ini menggunakan rangkaian flip-flop yang fungsinya adalah untuk menyimpan data sementara. Flip-flop rangkaian percobaan terdiri dari 5 kaki input dan 2 kaki output. Kaki input S dihubungkan ke B1 , 1J ke “1”, C1 ke B2(T), 1K ke “1”, dan R ke B0. Sedangkan kaki output Q ke H7 dan Q’ ke H6. Nilai input B2, B1 dan B0 diubah-ubah sehingga akan menghasilkan output yang berbeda-beda pula. Dapat dilihat dijurnal pada no 1,2,3  B2 berada dalam kondisi dont care, artinya nilainya tidak mempengaruhi kepada output, sedangkan pada no 4 B2 berada dalam kondisi Toogle. Pada kondisi toogle B2 dihubungkan ke Clock untuk menampilkan nilai output, karna apabila tidak dihubungkan ke clock maka hasil dari Q yang disimpan pada memori tidak akan ditampilkan. 

Untuk Output pada Flip-Flop sendiri antara Q dan Q' selalu berlawanan, apabila Q=1 maka Q'= 0 begitu sebaliknya, kecuali pada keadaan terlarang seperti pada no 3. Pada rangkaian tersebut, B2 berada dalam kondisi dont care, artinya nilainya tidak mempengaruhi kepada output, lalu ketika input B1 adalah 1, dan B0 adalah 0, maka dihasilkan output Q adalah 0 dan Q’ adalah 1. Kemudian ketika input B1 adalah 0 dan B0 adalah 1, maka output Q adalah 1 dan Q’ adalah 0. Ketika input B1 dan B0 adalah keduanya 0, maka output Q dan Q’ adalah 1. 








Bandingkan hasil percobaan dengan teori!

    Teori:



Percobaan ini menggunakan beberapa mode dari T flip-Flop yaitu:

1.     Asinkronus Reset dengan cara memberikan input dari reset bernilai 0 dan set bernilai 1.

2.      Asinkronus Set dengan cara memberikan input dari reset bernilai 1 dan set bernilai 0.

3.      Terlarang yang  input set dan resetnya bernilai 0.

4.      Toggle yang dibuat dengan menghubungkan Pre dan Clr dengan logika 1 serta input T diberikan clock.

 

Hasil percobaan:



  • T Flip-Flop saat digunakan pada mode Asinkronus Reset hasil output nya yaitu Q bernilai 0 dan Q' bernilai 1, hasil ini sama dengan tabel kebenaran.
  • T Flip-Flop saat digunakan pada mode Asinkronus Set, hasil outputnya yaitu Q bernilai 1 dan Q' bernilai 0, hasil ini sama dengan tabel kebenaran.
  • T Flip-Flop saat digunakan pada mode Terlarang yaitu Output Q dan Q' keduanya bernilai 1, hasil ini sama dengan tabel kebenaran.
  • T Flip-Flop saat digunakan pada mode Toggle yaitu  Output Q Berubah-ubah sesuai dengan output T nya. Perubahan ini diakibatkan ketika input T berlogika 1 yang akan membalikkan nilai output Q. jika input T berlogika 0 maka output Q tidak akan dibalikkan. Hasil output ini sama dengan tabel kebenaran.



File Rangkaian klik

Video klik

HTML klik



Tidak ada komentar:

Posting Komentar

BAHAN PRESENTASI UNTUK MATAKULIAH SENSOR OLEH: Jihan Nabila Arini 1910953023 Dosen Pengampu: Dr Darwison, M.T ...